![]() 用於影像感測器之階式封裝體及其製造方法
专利摘要:
一種影像感測器封裝體包括一結晶處理器具有相對的第一及第二表面,以及一腔室構成於該第一表面中。至少一階梯部分其係自該腔室之一側壁延伸,其中該腔室係於該第二表面處之一孔口中終止。一蓋其係安裝至該第二表面並延伸超越及覆蓋該孔口。該蓋係對至少一光波長範圍為可透光的。一感測器晶片其係配置在該腔室中並安裝至該至少一階梯部分。該感測器晶片包括一基板具有前與背相對表面,複數之光探測器係構成位在前表面,以及複數之接點墊係構成位在前表面其係電耦合至該等光探測器。 公开号:TW201312707A 申请号:TW101124616 申请日:2012-07-09 公开日:2013-03-16 发明作者:Vage Oganesian 申请人:Optiz Inc; IPC主号:H01L27-00
专利说明:
用於影像感測器之階式封裝體及其製造方法 發明領域 本發明係有關於微電子元件之封裝,更特定言之係有關於光學半導體元件之封裝。 發明背景 半導體元件之趨勢在於較小的積體電路(IC)元件(亦視為晶片),封裝在較小的封裝體中(保護該晶片同時提供晶片外信號連接)。其中一實例係為影像感測器,其係為IC元件包括光探測器將入射光轉換成電信號(精確地表現具有良好空間解析度的入射光之強度與色彩資訊)。 目前,晶片直接安裝(COB-其中將裸晶片直接地安裝在一印刷電路板上)及Shellcase晶圓級晶片尺寸封裝(CSP)(其中該晶圓係層合在二玻璃片之間)係為用以建構影像感測器模組(例如,用於行動裝置相機、光學滑鼠等)的最具支配性的封裝與裝配製程。然而,當使用越高像素影像感測器時,COB及Shellcase晶圓級晶片尺寸封裝(WLCSP)由於裝配限制、尺寸限制(該需求係針對較小外形裝置)、以及針對8與12吋影像感測器晶圓封裝的產量問題及資本投資而變得越來越困難。例如,該Shellcase WLCSP技術包含在該晶圓切單成個別封裝晶片之前將該等影像感測器封裝在該晶圓上,意謂著源自於每一晶圓的該等具缺陷的晶片係仍在其進行測試之前接受封裝(使成本上升)。 具有對於針對已經切單及測試的諸如影像感測器晶片的該等晶片的一改良。式封裝體及封裝技術的需求,以及提供一低外形封裝解決方案其係具成本效益且確實可靠(亦即,提供該必要的機械方面支援及電氣連接性)。 發明概要 本發明之一觀點係為一影像感測器封裝體包括一結晶處理器,其具有相對的第一及第二表面,該處理器包括一腔室構成於該第一表面中以及至少一階梯部分其係自該腔室之一側壁延伸,其中該腔室係於該第二表面處之一孔口中終止,一蓋其係安裝至該第二表面並延伸超越及覆蓋該孔口,其中該蓋係對至少一光波長範圍為可透光的,以及一感測器晶片其係配置在該腔室中並安裝至該至少一階梯部分。該感測器晶片包括具有前與背相對表面之一基板,構成位在前表面處之複數之光探測器,以及構成位在前表面處之複數之接點墊,其係電耦合至該等光探測器。 於本發明之另一觀點中,一影像感測器封裝體包括一處理器具有相對的第一及第二表面以及一感測器晶片。該處理器係對至少一光波長範圍為可透光的,包括一腔室其係構成於該第一表面中未抵達該第二表面,其中該腔室包括至少一階梯部分其係自該腔室之一側壁延伸。該感測器晶片其係配置在該腔室中並係安裝至該至少一階梯部分。該感測器晶片包括一基板具有前與背相對表面,複數之光探測器係構成位在前表面,以及複數之接點墊係構成位在前表面其係電耦合至該等光探測器。 於本發明之又一觀點中,構成一影像感測器封裝體的一方法包括提供一結晶處理器具有相對的第一及第二表面,構成一腔室於該第一表面中具有至少一階梯部分其係自該腔室之一側壁延伸,其中該腔室係於該第二表面處之一孔口中終止,安裝一蓋至該第二表面,該蓋係延伸超越及覆蓋該孔口,其中該蓋係對至少一光波長範圍為可透光的,以及安裝一感測器晶片於該腔室中並安裝至該至少一階梯部分。該感測器晶片包括一基板具有前與背相對表面,複數之光探測器係構成位在前表面,以及複數之接點墊係構成位在前表面其係電耦合至該等光探測器。 於本發明之再一觀點中,構成一影像感測器封裝體的一方法包括提供一處理器具有相對的第一及第二表面,構成一腔室於該第一表面中且未抵達該第二表面,其中該腔室包括至少一階梯部分其係自該腔室的一側壁延伸,以及其中該處理器係對至少一光波長範圍為可透光的,以及安裝一感測器晶片於該腔室中並安裝至該至少一階梯部分。該感測器晶片包括一基板具有前與背相對表面,構成位在前表面之複數之光探測器,以及構成位在前表面之複數之接點墊,其係電耦合至該等光探測器。 本發明之其他目的及特性藉由檢閱說明書、申請專利範圍及附加的圖式將為顯而易見的。 圖式簡單說明 第1A-1E圖係為一半導體封裝結構的側橫截面視圖,按順序地顯示用於一影像感應器的該封裝結構之製程中該等步驟。 第2A-2G圖係為該半導體封裝結構的一可交替具體實施例之側橫截面視圖,按順序地顯示用於一影像感應器的該封裝結構之製程中該等步驟。 第3圖係為第2G圖之該具體實施例的一側橫截面視圖,但針對該等半導體孔中的該傳導性材料、該蓋及該等互連裝置具有修改的構態。 第4圖係為該半導體封裝結構之一第二可交替具體實施例的一側橫截面視圖。 第5圖係為該半導體封裝結構之一第三可交替具體實施例的一側橫截面視圖。 第6圖係為第2G圖之該具體實施例的一側橫截面視圖,但具有一BSI型感測器。 發明之詳細說明 本發明係為一晶圓級、低應力封裝體解決方案,對於影像感測器係為非常適合的。以下說明該低應力封裝體解決方案之構成。 該構成製程係以一結晶處理器6作為開始,其各別地包括頂部及底部表面8與10。一腔室12係構成於該處理器6之該底部表面10中,如於第1A圖中顯示。腔室12係可藉由使用雷射,電漿蝕刻製程,噴沙製程,一機械球磨製程,或是任何其他相似方法而構成。較佳地,腔室12係藉由光微影電漿蝕刻所構成,包括在該處理器6上構成一光阻劑層,將該光阻劑層圖案化以暴露處理器6之一選定部分,並接著執行一電漿蝕刻製程(例如,使用一SF6電漿)以去除該處理器6之該暴露部分用以構成該腔室12。較佳地,該腔室12延伸不超過該結晶基板厚度的3/4,或至少在約50微米之該腔室的該最大深度部分處留有一最小的厚度。該電漿蝕刻可為各向異性的、錐形的、等向的或是其等之結合方式。如所顯示,該電漿蝕刻係經錐形化,其中該腔室側壁14與該垂直方向具有一約為5度的角度(亦即,該等側壁14係於深度方向向內地延伸)。接著藉由以上所列針對構成腔室12的任何技術構成一孔口16通過該結晶處理器6之該薄化部分(由腔室12通過頂部表面8)。孔口16之該橫向尺寸(亦即,直徑)係較腔室12之該等尺寸為小,導致一階梯式側壁14(亦即,讓階梯部分18朝著孔口16之該中心向外延伸,其中階梯部分18包括一大體上橫向延伸的表面,於一大體上垂直延伸的表面處終止)。較佳地,階梯部分18係為連續地環繞腔室12之周圍(亦即,階梯部分18係為界定孔口16的一環狀肩部分之形式)。然而,構成複數之各別的階梯部分18其係於各別位置處向內地朝向該孔口16之中心延伸。為確保正確地經由孔口16成像,孔口16之該等尺寸較佳地係稍微大於該感測器晶片之該成像區域(例如,至少50微米)(以下加以說明)。該最終結構係於第1A圖中顯示。 接著在該底部表面10及腔室側壁14與階梯部分18上構成一隔離(介電)層20。層20可為氧化矽、氮化矽、環氧基、聚醯亞胺樹脂、FR4或是任何適合的介電材料。較佳地,層20之厚度至少係為0.1微米,並且係使用任何傳統式介電層沉積技術(於業界係為廣為熟知的)構成。接著一傳導性層22係構成位在層20上。傳導性層22可為銅、銅/鎳/金、銅/金、鈦/銅/金、鋁/鎳/銅或是另外的廣為熟知之傳導性材料。接著執行一光微影蝕刻步驟以去除緊鄰底部表面10之外邊緣,階梯部分18之內邊緣(與孔口16相鄰)以及以上部分之選擇性部分的層22之該等部分,用以構成複數之各別跡線23其分別地自階梯部分18延伸至底部表面10。該最終結構係於第1B圖中顯示。 一介電層24係經構成覆蓋傳導性層22(以及隔離層22之該等暴露部分)。層24可為氧化矽、氮化矽、環氧基、聚醯亞胺樹脂、FR4或是任何適合的介電材料。較佳地,層24之厚度至少係為0.1微米,並且係使用任何適合的介電層沉積技術(於業界係為廣為熟知的)構成,諸如電化學沉積、層合、噴塗或旋轉塗佈等。接著執行一光微影蝕刻步驟以去除位在階梯部分18上以及底部表面10的層24之選擇性部分,用以暴露傳導性層22之選擇性部分(亦即,每一跡線23之該等端部部分)。傳導性層22之該等選擇性地暴露部分分別地構成接點墊26/28。該最終結構係於第1C圖中顯示。 表面安裝(SMT)互連裝置30係接著經構成位在接點墊28上。SMT互連裝置可為球柵陣列封裝(BGA)型,並使用一焊料合金之絲網印刷製程,或是藉由一植球製程,或藉由一電鍍製程而構成。球柵陣列封裝(BGA)互連裝置係為磨圓的導體用於與對應的導體作實體及電接觸,通常藉由將金屬球焊接或部分地熔融位在接點墊上而構成。可交替地,SMT互連裝置可為傳導性金屬桿(例如,銅)。一蓋32係固定至處理器6之該頂部表面8,較佳地利用一黏著劑34。蓋32延伸橫越且較佳地密封孔口16,並係對至少一範圍之光波長(例如,用於相機應用的可見光)為透光的。於一較佳的具體實施例中,蓋32係由玻璃或聚合物構成,具有至少25微米之厚度。該蓋32包括抗反射及/或紅外光塗層。該最終結構係於第1D圖中顯示。 一感測器晶片36係插入於腔室12中並安裝至階梯部分18。該感測器晶片36包括一基板38,複數之光探測器40(以及支援電路)連同接點墊42係構成位在該基板上,該等光探測器40(以及支援電路)及接點墊42係構成位在基板38之該面向上(前)表面處,如第1E圖中所示。該等接點墊42係電連接至該等光探測器40(及/或其之支援電路)以提供晶片外信號。每一光探測器40將光能轉換成一電壓信號。晶片上可包括附加的電路以放大該電壓,及/或將其轉換成數位數據。濾色器44及微透鏡46係經安裝覆蓋該等光探測器40。此型式之影像感測器於業界係廣為熟知的,於此不再進一步說明。該感測器晶片36係以機械方式並經由覆晶連接器48電連接至該處理器6,將每一接點墊42(位在感測器晶片36)與其中之一接點墊26(位在階梯部分18上)電連接。連接器48之實例包括BGA、柱形金凸塊以及導電膏。一可任擇的囊封(介電)材料可用以填注腔室12,並從而將感測器晶片36囊封於其中。在現在這種情況下,第1E圖之該封裝感測器晶片總成提供複數優點。首先,配置具有一階梯式腔室(亦即,該感測器晶片36安裝至的一側向延伸的階梯部分18)一結晶處理器6,提供優越的機械及電氣穩定性,以及一可靠的技術用於將該感測器晶片36安裝並電連接至該處理器6。第二,藉由構成在處理器6上的傳導性層22可靠地提供晶片外連接性。第三,藉由提供與該完成的感測器晶片36分開的一封裝結構,感測器晶片36能夠在安裝之前完全地加以測試,從而節省封裝結果是為缺陷的感測器晶片之成本。第四,構成腔室12之壁具有一傾斜,潛在地降低在該結晶處理器上由於90度角落所導致誘發應力所造成的損害。第五,腔室12之該等傾斜側壁亦意指無負角區域,其會造成構成於其上的該等材料層中之間隙。第六,首先藉由構成隔離層20,並接著於其上構成金屬化層22,避免金屬擴散進入該結晶處理器6中。第七,藉由以蓋32密封孔口16,保護微透鏡46不受污染同時容許光線通過蓋32並抵達感測器晶片36。第七,感測器晶片36能夠囊封於處理器6中以達較佳的裝置保護與可靠性。第八,該封裝體結構能夠用於複數組件之並列整合,諸如背側照明影像感測器與支援處理器及記憶體晶片整合於一SMT相容封裝體中,而未增加該封裝體之該總高度。 第2A-2G圖圖示一第一可交替具體實施例之構成,其中該蓋32係在該處理器6經處理以構成腔室12、孔口16及階梯部分18(使用如以上相關於第1A圖說明的該等相同處理步驟)之前安裝至該結晶處理器6(如於第2A圖中所示)。該最終結構係於第2B圖中顯示。 該感測器晶片36接著插入於腔室12中,並經由一介電安裝材料60(例如,環氧化物、膠帶等)安裝至階梯部分18,如第2C圖中所示。在現在這種情況下,能夠藉由矽蝕刻而降低該處理器6之高度,其去除處理器6之底部部分因此其之底部表面10係與該感測器晶片背面齊平的。接著一介電材料62被構成覆蓋底部表面10及位於腔室12中,將感測器晶片36囊封在腔室12中。該最終結構係於第2D圖中顯示。 孔64接著被構成穿過該介電材料62並進入該感測器晶片基板38,以暴露接點墊42。針對較大尺寸孔64藉由使用CO2雷射(例如,約為70奈米的光點大小),或是針對較小尺寸孔64(例如,直徑小於50微米)藉由使用UV雷射(例如,在355奈米的一波長下約為20奈米的光點大小)而構成孔64。可使用在小於140奈秒的一脈衝長度下,介於10與50 kHz之間的雷射脈衝頻率。該等孔64之外形係為錐形化的,在孔64所構成穿過的該表面處具有一較大的尺寸。較佳地,該最小與最大孔直徑分別約為5至250微米,以及相對於與該等孔64所構成穿過的該表面垂直的一方向,該等壁之角度係介於0度與45度之間(亦即,以致該等孔64在該等接點墊42處具有較小的橫截面尺寸)。一絕緣層66係藉由薄膜塗佈(例如,噴霧、旋轉及/或電化學沉積)以及光微影製程構成位在孔64之側壁上。該最終結構係於第2E圖中顯示。 接著將一傳導性材料層68沉積覆蓋介電材料層62,亦以該傳導性材料填注孔64。傳導性材料層68較佳地係為一金屬材料,諸如銅、鎢、鋁、鋁銅合金等。接著執行一光微影製程以選擇性地去除部分之傳導性層68,留有扇入/扇出(fan-in/fan-out)互連裝置70其分別與其中之一接點墊42電連接。該最終結構係於第2F圖中顯示。 一介電(絕緣)材料層72係構成覆蓋層62及互連裝置70。接著執行一光微影製程以選擇性地去除覆蓋互連裝置70的介電層72之該等部分,因而暴露互連裝置70。該等SMT互連裝置30接著係構成位在互連裝置70上,較佳地係為BGA型式互連裝置之形式。該最終結構係於第2G圖中顯示。 就第2G圖之該具體實施例而言,晶片外傳導性之路線為由該感測器晶片接點墊42,經由傳導性材料67通過該感測器晶片基板38並至SMT互連裝置30。除以上所列優點外,該結構能夠達到較高位準的路線安排與較短的互連裝置,有助於改良電氣性能及降低功率消耗。 相關於第2G圖之該具體實施例,應注意的是於構成傳導性層68當中,不需填注孔64,而是能夠沿著孔64之側壁構成一傳導性層,如於第3圖中所示。同時於第3圖中所示係為未與孔64對準的互連裝置30(亦即,所顯示如同扇出互連裝置),以及蓋32具有一較處理器6為小的橫向尺寸。 第4圖圖示一第二可交替具體實施例,其中蓋32係一體成型為一透光的處理器6的一部分。取代將孔口16構成為自腔室12延伸至處理器6之頂部表面8,腔室12延伸超越階梯部分18相當足以容納濾色器44及微透鏡46。於此具體實施例中,該處理器6較佳地係以一非晶質(非結晶)玻璃。處理器6之單體(單一材料)結構藉由保護該感測器晶片36不致受到濕氣及不良的有機材料影響,而能夠有一較高位準的密封性控制作業環境。濕氣穿透對於浸沒於液體或高濕度環境的封裝體係為一常見的失效模式。封裝體內部的濕氣會造成在該元件之活性區域上凝結,導致結構腐蝕及/或性能降低。此外,該結構亦消除對於密封腔室的需求,並因而較使用高溫陽極、熔化、焊接等黏合製程的結構具有一較高的容限及可靠性。 第5圖圖示一第三可交替具體實施例,其包括一用於該感測器晶片36的整合式處理器。一第二腔室82係構成位於該處理器6中與腔室12橫向相鄰(以用以構成腔室12相同的方式)。接著將一第二晶片(例如,一處理器IC晶片)84插入第二腔室82中。該IC晶片84包括一處理器積體電路86用於處理源自於該感測器晶片36的信號。該IC晶片82包括傳導性接點墊88係暴露位在其之前表面上,用於通訊晶片上及晶片外信號。該IC晶片84係藉由介電材料62囊封在第二腔室82中。暴露接點墊88的孔90可以構成孔64的相同方式構成通過介電材料62。孔90可以傳導性材料68填注,以及SMT互連裝置30構成於其上,如於以上說明並於第5圖中圖示。 第5圖之具體實施例的優點在於其提供將感測器晶片36與處理器晶片84共同封裝。該處理器晶片84包含硬體處理器與軟體運算法之一結合,一起地組成影像感測器用於由個別的光探測器40收集亮度及色差資訊,並加以使用以針對每一像素計算/內插正確的色彩與亮度值。該影像處理器評估一已知像素的色彩及亮度數據,將其與源自於鄰近像素的數據比較並接著使用一色彩插補運算法從一不完全色彩樣本重建一完整色彩影像,並針對該像素產生一適合的亮度值。該影像處理器亦評估該整個相片並修正銳度及減小影像之雜訊。 影像感測器之進展導致影像感測器中像素數目越來越高,以及附加的相機功能性,諸如自動對焦、變焦、消除紅眼、臉部追蹤等,需要能夠在較高速度下操作之更為強有力的影像感測器處理器。攝影師不希望在完成拍攝之前等候該相機處理器完成其之工作-其甚至不希望被通知該相機內部正在進行一些處理作業。因此,影像處理器必需經最佳化以在相同或甚至更短時段內妥善地處理更多的數據。 以上所說明並於第1-5圖中圖示的該感測器晶片36係為一前面照射(FSI)型式感測器,其中該等光探測器40、支援電路及接點墊42、濾色器及微透鏡係構成位在該晶片的前表面上,以及該等光探測器40係經定向以捕捉/測量衝射該晶片之該前表面的光線。然而,後面照射(BSI)型式感測器亦係為熟知的,其中該等探測器係經組配以捕捉/測量進入通過該晶片之背表面的光線,藉此該光線通過該矽基板並至該等光探測器。該等濾色器44及微透鏡46係安裝至該晶片之該背表面。BSI感測器之優點在於所配置的電路通常係較該等光探測器接近該晶片之該前表面,當光線由該背表面進入時可避免該電路。上述的封裝技術可使用BSI型式感測器晶片而加以應用,如於第6圖中所示,其中該背表面(取代該前表面)係安裝至該(等)階梯部分(18),以及孔64僅延伸通過介電材料62以暴露接點墊42(不需針對孔以延伸進入該基板)。 應瞭解的是本發明並不限定在以上說明及於此圖示的該(等)具體實施例,但包含涵蓋於該等附加的申請專利範圍之範疇內的任何及所有的變化形式。例如,於此本發明之參考資料並不意欲限定任一申請專利範圍或是申請專利範圍項之範疇,而僅是替代地參考由一或更多申請專利範圍所涵蓋的一或更多特性。以上說明的材料、製程及數值實例係僅為示範性的,並且不應視為限定該等申請專利範圍。再者,如同由該等申請專利範圍及說明書為顯而易見的,並非所有的方法步驟需以圖示或是主張的準確順序執行,而是個別地或是同時地以任意順序執行,容許正確地形成本發明之BSI影像感測器封裝作業。可構成單一材料層作為複數之該等或是相似材料層,反之亦然。 應注意的是,如於此所使用,該用語“覆蓋(over)”及“位在..上(on)”二者包含地包括“直接地位在..上(directly on)”(無中間材料,元件或是空間配置於其間)以及“間接地位在..上(indirectly on)”(中間材料,元件或是空間配置於其間)。同樣地,該用語“相鄰(adjacent)”包括“直接地相鄰(directly adjacent)”(無中間材料,元件或是空間配置於其間)以及“間接地相鄰(indirectly adjacent)”(中間材料,元件或是空間配置於其間),“安裝至(mounted to)”包括“直接地安裝至(directly mounted)”(無中間材料,元件或是空間配置於其間)以及“間接地安裝至(indirectly mounted to)”(中間材料,元件或是空間配置於其間),以及“電耦合(electrically coupled)”包括“直接地電耦合至(directly electrically coupled to)”(於其間無中間材料、元件,將該等元件電連接在一起)以及“間接地電耦合至(indirectly electrically coupled to)”(於其間中間材料、元件,將該等元件電連接在一起)。例如,構成一元件“覆蓋一基板”可包括直接地構成該元件位在該基板上而於其間無中間的材料/元件,以及於其間具有一或更多中間的材料/元件而間接地將該元件構成位在該基板上。 6‧‧‧結晶處理器 8‧‧‧頂部表面 10‧‧‧底部表面 12‧‧‧腔室 14‧‧‧腔室側壁 16‧‧‧孔口 18‧‧‧階梯部分 20‧‧‧隔離(介電)層 22‧‧‧傳導性層/金屬化層 23‧‧‧跡線 24‧‧‧介電層 26,28‧‧‧接點墊 30‧‧‧表面安裝(SMT)互連裝置 32‧‧‧蓋 34‧‧‧黏著劑 36‧‧‧感測器晶片 38‧‧‧基板 40‧‧‧光探測器 42‧‧‧接點墊 44‧‧‧濾色器 46‧‧‧微透鏡 48‧‧‧覆晶連接器 60‧‧‧介電安裝材料 62‧‧‧介電材料 64‧‧‧孔 66‧‧‧絕緣層 67‧‧‧傳導性材料 68‧‧‧傳導性材料層 70‧‧‧扇入/扇出互連裝置 72‧‧‧介電(絕緣)材料層 82‧‧‧第二腔室 84‧‧‧第二晶片 86‧‧‧處理器積體電路 88‧‧‧傳導性接點墊 90‧‧‧孔 第1A-1E圖係為一半導體封裝結構的側橫截面視圖,按順序地顯示用於一影像感應器的該封裝結構之製程中該等步驟。 第2A-2G圖係為該半導體封裝結構的一可交替具體實施例之側橫截面視圖,按順序地顯示用於一影像感應器的該封裝結構之製程中該等步驟。 第3圖係為第2G圖之該具體實施例的一側橫截面視圖,但針對該等半導體孔中的該傳導性材料、該蓋及該等互連裝置具有修改的構態。 第4圖係為該半導體封裝結構之一第二可交替具體實施例的一側橫截面視圖。 第5圖係為該半導體封裝結構之一第三可交替具體實施例的一側橫截面視圖。 第6圖係為第2G圖之該具體實施例的一側橫截面視圖,但具有一BSI型感測器。 6‧‧‧結晶處理器 8‧‧‧頂部表面 10‧‧‧底部表面 18‧‧‧階梯部分 20‧‧‧隔離(介電)層 22‧‧‧傳導性層/金屬化層 23‧‧‧跡線 24‧‧‧介電層 26‧‧‧接點墊 30‧‧‧表面安裝(SMT)互連裝置 32‧‧‧蓋 34‧‧‧黏著劑 36‧‧‧感測器晶片 38‧‧‧基板 40‧‧‧光探測器 42‧‧‧接點墊 44‧‧‧濾色器 46‧‧‧微透鏡 48‧‧‧覆晶連接器
权利要求:
Claims (31) [1] 一種影像感測器封裝體,其包含:一結晶處理器,其具有相對的第一及第二表面,該處理器包括一腔室構成於該第一表面中以及至少一階梯部分其係自該腔室之一側壁延伸,其中該腔室係於該第二表面處之一孔口中終止;一蓋,其係安裝至該第二表面並延伸超越及覆蓋該孔口,其中該蓋係對至少一光波長範圍為可透光的;一感測器晶片,其係配置在該腔室中並安裝至該至少一階梯部分,其中該感測器晶片包括:一基板,其具有前與背相對表面,構成位在該前表面處之複數之光探測器,其係,以及構成位在前表面處之複數之接點墊,其係電耦合至該等光探測器。 [2] 如申請專利範圍第1項之影像感測器封裝體,其中該感測器晶片之該前表面係安裝至該至少一階梯部分。 [3] 如申請專利範圍第1項之影像感測器封裝體,其中該感測器晶片之該背表面係安裝至該至少一階梯部分。 [4] 如申請專利範圍第2項之影像感測器封裝體,其進一步包含:複數之導電跡線,每一者係沿著該至少一階梯部分,該腔室之該側壁以及該第一表面延伸並與之隔離;以及複數之電連接器,其係配置在該基板前表面與該至少一階梯部分之間,其中每一電連接器係於其中之一跡線與其中之一接點墊之間電連接。 [5] 如申請專利範圍第2項之影像感測器封裝體,其進一步包含:介電材料,配置在該腔室中並將該感測器晶片囊封在該腔室中。 [6] 如申請專利範圍第2項之影像感測器封裝體,其中該感測器晶片係藉由配置在該至少一階梯部分與該前表面之間的介電材料安裝至該至少一階梯部分。 [7] 如申請專利範圍第2項之影像感測器封裝體,其進一步包含:位在該基板中之複數個孔,每一者係自該背表面延伸至該等接點墊中之一者;位於每一孔中的傳導性材料,其係自該一接點墊延伸至該背表面;以及複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該背表面,以及每一者係電連接至位於其中之一孔中的該傳導性材料。 [8] 如申請專利範圍第7項之影像感測器封裝體,其進一步包含:一介電材料,延伸覆蓋該第一及背表面將該感測器晶片囊封在該腔室中,其中複數之孔之每一者延伸通過該介電材料。 [9] 如申請專利範圍第2項之影像感測器封裝體,其進一步包含:位在該基板中之複數個孔,每一者係自該背表面延伸至該等接點墊中之一者,其中每一孔包括一傳導性材料層,其係與該一接點墊電接觸並沿著該孔之一側壁延伸且係與之隔離;以及複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該背表面,以及每一者係電連接至其中之一傳導性材料層。 [10] 如申請專利範圍第1項之影像感測器封裝體,其進一步包含:一第二腔室,其係構成位在該處理器之該第一表面中;一處理器晶片,其係配置位在該第二腔室中,該處理器晶片包含:一第二基板,構成位在該第二基板上之處理電路,以及構成位在該第二基板上之複數個第二接點墊,其係電耦合至該處理電路。 [11] 如申請專利範圍第10項之影像感測器封裝體,其進一步包含:一介電材料,延伸覆蓋該處理器之該第一表面,該感測器晶片及該處理器晶片將該感測器晶片囊封在該腔室中,以及將該處理器晶片囊封在該第二腔室中。 [12] 如申請專利範圍第11項之影像感測器封裝體,其進一步包含:複數之第一孔,每一者係自該感測器晶片的該等接點墊中的一者延伸,通過該感測器晶片基板,以及通過該介電材料;位在每一第一孔中的傳導性材料,其自該感測器晶片之該一接點墊延伸,通過該感測器晶片基板以及通過該介電材料;複數之第二孔,每一者係自該處理器晶片的其中之一接點墊延伸並通過該介電材料;以及位在每一第二孔中的傳導性材料,自該處理器晶片之該一接點墊延伸以及通過該介電材料。 [13] 如申請專利範圍第12項之影像感測器封裝體,其進一步包含:第一複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或感測器晶片,且每一者係電連接至位於該等第一孔中的一者內的該傳導性材料;以及第二複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或該處理器晶片,且每一者係電連接至位於該等第二孔中的一者內的該傳導性材料。 [14] 如申請專利範圍第3項之影像感測器封裝體,其中該感測器晶片係藉由配置在該至少一階梯部分與該背表面之間的介電材料安裝至該至少一階梯部分。 [15] 如申請專利範圍第3項之影像感測器封裝體,其進一步包含:延伸覆蓋該等第一及前表面之一介電材料,其將該感測器晶片囊封在該腔室中;複數之孔,每一者係延伸通過該介電材料至該等接點墊中的一者;位於每一孔中的傳導性材料,自該一接點墊延伸;以及複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該前表面,且每一者係電連接至位於該等孔中之一者中的該傳導性材料。 [16] 一種影像感測器封裝體,其包含:一處理器,其具有相對的第一及第二表面,其中:該處理器包括一腔室其係構成於該第一表面中且未抵達該第二表面,該腔室包括至少一階梯部分其係自該腔室之一側壁延伸,以及該處理器係對至少一光波長範圍為可透光的;一感測器晶片,其係配置在該腔室中並係安裝至該至少一階梯部分,其中該感測器晶片包括:一基板,具有前與背相對表面,構成位在前表面之複數之光探測器,以及構成位在前表面之複數之接點墊,其係電耦合至該等光探測器。 [17] 如申請專利範圍第16項之影像感測器封裝體,其中該感測器晶片之該前表面係藉由配置在該至少一階梯部分與該前表面之間的介電材料而安裝至該至少一階梯部分。 [18] 如申請專利範圍第17項之影像感測器封裝體,其進一步包含:位在該基板中之複數個孔,每一者係自該背表面延伸至該等接點墊中之一者;位於每一孔中的傳導性材料,其係自一接點墊延伸至該背表面;以及複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該背表面,以及每一者係電連接至位於其中之一孔中的該傳導性材料。 [19] 如申請專利範圍第18項之影像感測器封裝體,其進一步包含:一介電材料,延伸覆蓋該第一及背表面將該感測器晶片囊封在該腔室中,其中複數之孔之每一者延伸通過該介電材料。 [20] 如申請專利範圍第16項之影像感測器封裝體,其中該處理器係為一非晶質、非結晶玻璃。 [21] 一種構成影像感測器封裝體的方法,其包含:提供一結晶處理器,其具有相對的第一及第二表面;構成一腔室於該第一表面中,該腔室具有至少一階梯部分其係自該腔室的一側壁延伸,其中該腔室係於位在該第二表面處的一孔口中終止;安裝一蓋至該第二表面,該蓋係延伸超越及覆蓋該孔口,其中該蓋係對至少一光波長範圍為可透光的;安裝一感測器晶片於該腔室中並安裝至該至少一階梯部分,其中該感測器晶片包括:一基板,其具有前與背相對表面,複數之光探測器,其係構成位在前表面,以及複數之接點墊,其係構成位在前表面,電耦合至該等光探測器。 [22] 如申請專利範圍第21項之方法,其中該感測器之該前表面係安裝至該至少一階梯部分,該方法進一步包含:構成複數之導電跡線,每一者係沿著該至少一階梯部分,該腔室之該側壁以及該第一表面延伸並與之隔離;以及構成複數之電連接器,其係配置在該基板前表面與該至少一階梯部分之間,其中每一電連接器係於其中之一跡線與其中之一接點墊之間電連接。 [23] 如申請專利範圍第21項之方法,其中該感測器晶片之該前表面係安裝至該至少一階梯部分,該方法進一步包含:在該基板中構成之複數個孔,每一者係自該背表面延伸至該等接點墊中之一者;在每一孔中構成傳導性材料,其係自該一接點墊延伸至該背表面;以及構成複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該背表面,以及每一者係電連接至位於其中之一孔中的該傳導性材料。 [24] 如申請專利範圍第21項之方法,其中該感測器晶片之該前表面係安裝至該至少一階梯部分,該方法進一步包含:在該基板中構成複數個孔,每一者係自該背表面延伸至該等接點墊中之一者,其中每一孔包括一傳導性材料層,其係與該一接點墊電接觸並沿著該孔之一側壁延伸且係與之隔離;以及構成複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該背表面,以及每一者係電連接至其中之一傳導性材料層。 [25] 如申請專利範圍第21項之方法,其中該感測器晶片之該前表面係安裝至該至少一階梯部分,該方法進一步包含:構成一第二腔室,其係構成位在該處理器之該第一表面中;於該第二腔室中插入一處理器晶片,該處理器晶片包含:一第二基板,構成位在該第二基板上之處理電路,以及係構成位在該第二基板上之複數個第二接點墊,其係電耦合至該處理電路。 [26] 如申請專利範圍第25項之方法,其進一步包含:構成一介電材料,延伸覆蓋該處理器之該第一表面,該感測器晶片及該處理器晶片將該感測器晶片囊封在該腔室中,以及將該處理器晶片囊封在該第二腔室中。 [27] 如申請專利範圍第26項之方法,其進一步包含:構成複數之第一孔,每一者係自該感測器晶片的該等接點墊中的一者延伸,通過該感測器晶片基板,以及通過該介電材料;在每一第一孔中構成傳導性材料,其自該感測器晶片之該一接點墊延伸,通過該感測器晶片基板以及通過該介電材料;構成複數之第二孔,每一者係自該處理器晶片的其中之一接點墊延伸並通過該介電材料;以及在每一第二孔中構成傳導性材料,自該處理器晶片之該一接點墊延伸以及通過該介電材料。 [28] 如申請專利範圍第27項之方法,其進一步包含:構成第一複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或感測器晶片,且每一者係電連接至位於該等第一孔中的一者內的該傳導性材料;以及構成第二複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或該處理器晶片,且每一者係電連接至位於該等第二孔中的一者內的該傳導性材料。 [29] 如申請專利範圍第21項之方法,其中該感測器晶片之該背表面係安裝至該至少一階梯部分,該方法進一步包含:構成一介電材料,其延伸覆蓋該等第一及前表面,並將該感測器晶片囊封在該腔室中;構成複數之孔,每一者係延伸通過該介電材料至該等接點墊中的一者;於每一孔中構成傳導性材料,其係自該一接點墊延伸;以及構成複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該前表面,且每一者係電連接至位於該等孔中之一者中的該傳導性材料。 [30] 一種構成一影像感測器封裝體的方法,其包含:提供一處理器,其具有相對的第一及第二表面;構成一腔室於該第一表面中且未抵達該第二表面,其中該腔室包括至少一階梯部分其係自該腔室的一側壁延伸,以及其中該處理器係對至少一光波長範圍為可透光的;安裝一感測器晶片於該腔室中並安裝至該至少一階梯部分,其中該感測器晶片包括:一基板,具有前與背相對表面,構成位在前表面之複數之光探測器,以及構成位在前表面之複數之接點墊,其係電耦合至該等光探測器。 [31] 如申請專利範圍第30項之方法,其中該感測器晶片之該前表面係藉由配置在該至少一階梯部分與該前表面之間的介電材料安裝至該至少一階梯部分,該方法進一步包含:在該基板中構成複數之孔,每一者係自該背表面延伸至該等接點墊中之一者;於每一孔中構成傳導性材料,其係自該一接點墊延伸至該背表面;以及構成複數之表面安裝互連裝置,每一者係配置覆蓋該第一表面或是該背表面,以及每一者係電連接至位於其中之一孔中的該傳導性材料。
类似技术:
公开号 | 公开日 | 专利标题 TWI492336B|2015-07-11|用於影像感測器之階式封裝體及其製造方法 US9373660B2|2016-06-21|Method of forming a low profile image sensor package with an image sensor substrate, a support substrate and a printed circuit board US8895344B2|2014-11-25|Method of making a low stress cavity package for back side illuminated image sensor US9263488B2|2016-02-16|Semiconductor device, manufacturing method of semiconductor device, semiconductor wafer, and electronic equipment US9230947B2|2016-01-05|Method of forming 3D integrated microelectronic assembly with stress reducing interconnects TWI497703B|2015-08-21|用於cmos影像感測器之插入件封裝體及製造其之方法 KR101870985B1|2018-06-25|반도체 패키지와 반도체 패키지의 제조 방법 및 광학 모듈 KR101420934B1|2014-07-17|Cmos 이미지 센서를 위한 와이어 본드 인터포저 패키지 및 그 제조 방법 KR20070034489A|2007-03-28|마이크로일렉트로닉 이미저들을 위한 커버 및마이크로일렉트로닉 이미저들을 웨이퍼 레벨 팩키징하는방법 KR20140111985A|2014-09-22|커버 프리 센서 모듈 및 그 제조 방법 US20090289319A1|2009-11-26|Semiconductor device US20160163755A1|2016-06-09|Image sensor chip sidewall interconnection US9484379B2|2016-11-01|Rear-face illuminated solid state image sensors US20160056197A1|2016-02-25|Image Sensor Devices and Design and Manufacturing Methods Thereof KR101571965B1|2015-11-25|로우 프로파일 센서 모듈 및 그 제조 방법
同族专利:
公开号 | 公开日 CN102983111B|2015-08-19| CN102983111A|2013-03-20| KR101453158B1|2014-10-27| US20150200219A1|2015-07-16| TWI492336B|2015-07-11| US9018725B2|2015-04-28| US9373653B2|2016-06-21| US20130056844A1|2013-03-07| KR20130025805A|2013-03-12|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 IL123207D0|1998-02-06|1998-09-24|Shellcase Ltd|Integrated circuit device| IL133453D0|1999-12-10|2001-04-30|Shellcase Ltd|Methods for producing packaged integrated circuit devices and packaged integrated circuit devices produced thereby| JP4398065B2|2000-05-19|2010-01-13|浜松ホトニクス株式会社|放射線検出器| JP2002299592A|2001-03-29|2002-10-11|Sony Corp|半導体装置| KR100514917B1|2002-05-07|2005-09-14|미쓰이 가가쿠 가부시키가이샤|고체 촬상소자 장착용 패키지| US7274094B2|2002-08-28|2007-09-25|Micron Technology, Inc.|Leadless packaging for image sensor devices| US7033664B2|2002-10-22|2006-04-25|Tessera Technologies Hungary Kft|Methods for producing packaged integrated circuit devices and packaged integrated circuit devices produced thereby| JP2004208086A|2002-12-25|2004-07-22|Kyocera Corp|撮像装置| US6972480B2|2003-06-16|2005-12-06|Shellcase Ltd.|Methods and apparatus for packaging integrated circuit devices| WO2005004195A2|2003-07-03|2005-01-13|Shellcase Ltd.|Method and apparatus for packaging integrated circuit devices| US20050133808A1|2003-09-11|2005-06-23|Kyocera Corporation|Package for housing light-emitting element, light-emitting apparatus and illumination apparatus| US7566853B2|2005-08-12|2009-07-28|Tessera, Inc.|Image sensor employing a plurality of photodetector arrays and/or rear-illuminated architecture| US20070190747A1|2006-01-23|2007-08-16|Tessera Technologies Hungary Kft.|Wafer level packaging to lidded chips| US7936062B2|2006-01-23|2011-05-03|Tessera Technologies Ireland Limited|Wafer level chip packaging| KR100790994B1|2006-08-01|2008-01-03|삼성전자주식회사|이미지 센서 패키지, 그 제조 방법 및 이미지 센서패키지를 포함하는 이미지 센서 모듈| US7901989B2|2006-10-10|2011-03-08|Tessera, Inc.|Reconstituted wafer level stacking| US7829438B2|2006-10-10|2010-11-09|Tessera, Inc.|Edge connect wafer level stacking| US8513789B2|2006-10-10|2013-08-20|Tessera, Inc.|Edge connect wafer level stacking with leads extending along edges| US7807508B2|2006-10-31|2010-10-05|Tessera Technologies Hungary Kft.|Wafer-level fabrication of lidded chips with electrodeposited dielectric coating| US7935568B2|2006-10-31|2011-05-03|Tessera Technologies Ireland Limited|Wafer-level fabrication of lidded chips with electrodeposited dielectric coating| US8569876B2|2006-11-22|2013-10-29|Tessera, Inc.|Packaged semiconductor chips with array| US7791199B2|2006-11-22|2010-09-07|Tessera, Inc.|Packaged semiconductor chips| US7749886B2|2006-12-20|2010-07-06|Tessera, Inc.|Microelectronic assemblies having compliancy and methods therefor| EP2575166A3|2007-03-05|2014-04-09|Invensas Corporation|Chips having rear contacts connected by through vias to front contacts| KR101572600B1|2007-10-10|2015-11-27|테세라, 인코포레이티드|다층 배선 요소와 마이크로전자 요소가 실장된 어셈블리| US20100053407A1|2008-02-26|2010-03-04|Tessera, Inc.|Wafer level compliant packages for rear-face illuminated solid state image sensors| US20090212381A1|2008-02-26|2009-08-27|Tessera, Inc.|Wafer level packages for rear-face illuminated solid state image sensors| US7859033B2|2008-07-09|2010-12-28|Eastman Kodak Company|Wafer level processing for backside illuminated sensors| JP2010219425A|2009-03-18|2010-09-30|Toshiba Corp|半導体装置| US8598695B2|2010-07-23|2013-12-03|Tessera, Inc.|Active chip on carrier or laminated chip having microelectronic element embedded therein| US8697569B2|2010-07-23|2014-04-15|Tessera, Inc.|Non-lithographic formation of three-dimensional conductive elements| US8847376B2|2010-07-23|2014-09-30|Tessera, Inc.|Microelectronic elements with post-assembly planarization| US8796135B2|2010-07-23|2014-08-05|Tessera, Inc.|Microelectronic elements with rear contacts connected with via first or via middle structures| US9640437B2|2010-07-23|2017-05-02|Tessera, Inc.|Methods of forming semiconductor elements using micro-abrasive particle stream| US8791575B2|2010-07-23|2014-07-29|Tessera, Inc.|Microelectronic elements having metallic pads overlying vias| US8685793B2|2010-09-16|2014-04-01|Tessera, Inc.|Chip assembly having via interconnects joined by plating| US8686565B2|2010-09-16|2014-04-01|Tessera, Inc.|Stacked chip assembly having vertical vias| US8610259B2|2010-09-17|2013-12-17|Tessera, Inc.|Multi-function and shielded 3D interconnects| US8847380B2|2010-09-17|2014-09-30|Tessera, Inc.|Staged via formation from both sides of chip|US8604576B2|2011-07-19|2013-12-10|Opitz, Inc.|Low stress cavity package for back side illuminated image sensor, and method of making same| GB2514547A|2013-05-23|2014-12-03|Melexis Technologies Nv|Packaging of semiconductor devices| US9496247B2|2013-08-26|2016-11-15|Optiz, Inc.|Integrated camera module and method of making same| US9461190B2|2013-09-24|2016-10-04|Optiz, Inc.|Low profile sensor package with cooling feature and method of making same| CN104699682B|2013-12-04|2020-06-26|腾讯科技(北京)有限公司|信息处理方法和装置| US9496297B2|2013-12-05|2016-11-15|Optiz, Inc.|Sensor package with cooling feature and method of making same| US9667900B2|2013-12-09|2017-05-30|Optiz, Inc.|Three dimensional system-on-chip image sensor package| DE102014206608A1|2014-04-04|2015-10-08|Siemens Aktiengesellschaft|Verfahren zum Montieren eines elektrischen Bauelements, bei der eine Haube zum Einsatz kommt, und zur Anwendung in diesem Verfahren geeignete Haube| DE102014206601A1|2014-04-04|2015-10-08|Siemens Aktiengesellschaft|Verfahren zum Montieren eines elektrischen Bauelements, bei der eine Haube zum Einsatz kommt, und zur Anwendung in diesem Verfahren geeignete Haube| US9666730B2|2014-08-18|2017-05-30|Optiz, Inc.|Wire bond sensor package| US9543347B2|2015-02-24|2017-01-10|Optiz, Inc.|Stress released image sensor package structure and method| CN104795372A|2015-03-27|2015-07-22|江阴长电先进封装有限公司|一种指纹识别传感器芯片的封装结构| US10109663B2|2015-09-10|2018-10-23|Xintec Inc.|Chip package and method for forming the same| CN106898625B|2015-12-18|2020-06-02|中芯国际集成电路制造有限公司|图像传感器芯片的封装结构及封装方法| CN105702696B|2016-04-12|2019-10-25|华天科技(昆山)电子有限公司|影像传感芯片的封装结构及其制作方法| CN105810705B|2016-04-12|2019-06-14|华天科技(昆山)电子有限公司|高像素影像传感芯片的封装结构及其制作方法| CN110708454B|2016-04-21|2021-10-08|宁波舜宇光电信息有限公司|基于模塑工艺的摄像模组| US10128289B2|2016-09-12|2018-11-13|Semiconductor Components Industries, Llc|Embedded image sensor semiconductor packages and related methods| US9996725B2|2016-11-03|2018-06-12|Optiz, Inc.|Under screen sensor assembly| US10644046B2|2017-04-07|2020-05-05|Samsung Electronics Co., Ltd.|Fan-out sensor package and optical fingerprint sensor module including the same| KR101942740B1|2017-10-19|2019-01-28|삼성전기 주식회사|팬-아웃 센서 패키지 및 이를 포함하는 광학방식 지문센서 모듈| CN109698208A|2017-10-20|2019-04-30|新加坡有限公司|图像传感器的封装方法、图像传感器封装结构和镜头模组| JP6581641B2|2017-11-17|2019-09-25|株式会社東芝|半導体装置の製造方法| KR102005351B1|2017-12-07|2019-07-31|삼성전자주식회사|팬-아웃 센서 패키지| KR20190088812A|2018-01-19|2019-07-29|삼성전자주식회사|팬-아웃 센서 패키지| KR102016495B1|2018-01-31|2019-10-21|삼성전기주식회사|팬-아웃 센서 패키지| CN109638031B|2018-12-18|2020-11-03|华进半导体封装先导技术研发中心有限公司|一种高像素cis晶圆级扇出型封装结构及其制造方法| CN110619814B|2019-09-23|2020-11-06|维沃移动通信有限公司|显示屏及电子设备| CN113098477A|2021-03-10|2021-07-09|电子科技大学|一种电流型光电转换器、装置及方法|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US13/225,092|US9018725B2|2011-09-02|2011-09-02|Stepped package for image sensor and method of making same| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|